采用D-CAP控制模式芯片实现RCC纹波电路的应用设计

随着     电路   尺寸和使用寿命的优化,无电解     电容   已经成为未来的趋势,瓷片电容的ESR参数相对小很多,很难满足芯片最小纹波的要求,另输出端负载对输出电压纹波的要求也越来越高,因此D-CAP控制模式芯片就需要设计RCC纹波注入电路以保证整个电路的稳定,那如何设计RCC纹波电路呢,又有哪些注意点呢?本文会做具体介绍。

 采用D_CAP控制模式芯片实现RCC纹波电路的应用设计_设计制作_电源/新能源

图1TPS53355的RCC纹波注入电路

第一步:

设计要满足电路的稳定性条件判据公式(1)(其中Rr和Cr分别对应图1中R7和C1),这里需要考虑输出电压较高时输出电容容值的衰减情况,比如5V输出且选用6.3V耐压的输出电容时,电容容值很可能会衰减为标称容值的20%左右。从而导致电路的不稳定(如图2),因此通过稳定性判据公式可以得到芯片的最小纹波注入大小(需要将此纹波注入大小与芯片内部     比较器   纹波需求、一般15mv进行比较,选取二者中的更大值,不过一般这个值会比芯片内部比较器纹波需求大)稳定性判据公式(1)的具体推导过程本文不再赘述,有兴趣可以评论区留言提问。

 采用D_CAP控制模式芯片实现RCC纹波电路的应用设计_设计制作_电源/新能源

 采用D_CAP控制模式芯片实现RCC纹波电路的应用设计_设计制作_电源/新能源

图2不稳定时的     开关   波形

第二步:

设计中要判断是否需要使用PG(powergood)信号,以及是否需要使用FCCM模式,如果有以上的需求,设计时要保证芯片不触发powergood门限。因为一旦叠加纹波注入后的FB触发PG门限就会导致PG拉低,另使得芯片无法退出autoskip模式(如图3)

 采用D_CAP控制模式芯片实现RCC纹波电路的应用设计_设计制作_电源/新能源

图3芯片MODE选择设置

从图4中我们可以判断PG信号正常时,最高FB点不能超过0.6V*(1+15%),鉴于15%有正负5%的变化,所以FB最大不能超过660mv,纹波注入不能超过60mv。

 采用D_CAP控制模式芯片实现RCC纹波电路的应用设计_设计制作_电源/新能源

图4芯片内部PG触发逻辑

责任编辑:gt

23
10
0
56

相关资讯

  1. 1、士兰微电子MEMS硅麦克风成功量产,延长产品的使用寿命3123
  2. 2、vivoNEX新机:下一个前置摄像头如何突破陈规?3056
  3. 3、基于智能手机的脑机接口让残障人士轻松控制家电4574
  4. 4、​封装巨头进军MiniLED市场部分企业已实现量产2448
  5. 5、回归初心方能有未来AI革新迫在眉睫1698
  6. 6、中国集成电路产业格局分析1562
  7. 7、Google发布云端服务平台测试版,方便企业不同环境部署应用1840
  8. 8、印度Chitkara大学研发神经放大器硅芯片,为残疾人开发神经修复系统1757
  9. 9、英国兰开斯特大学和西班牙同行合作开发出新型数据存储设备2064
  10. 10、华为SD-WAN接入网关AR650荣获iF工业设计大奖2025
全部评论(0)
我也有话说
0
收藏
点赞
顶部