FPGA设计中层次结构设计和复位策略影响着FPGA的时序

    FPGA   设计中,层次结构设计和复位策略影响着FPGA的时序。在高速设计时,合理的层次结构设计与正确的复位策略可以优化时序,提高运行频率。

 FPGA设计中层次结构设计和复位策略影响着FPGA的时序_设计制作_电源/新能源

设计中,合理的层次结构是我们所追求的。

划分时,按照逻辑分区将设计划分成相应的功能模块。这种层次结构提供便于在层次边界寄存输出的方法,从而限制特定模块的关键路径。这样分析和修复在单一模块中定位的时序路径就很容易。

实际上,定位超高时钟速度时,应在层次结构的一些层级使用多个     寄存器   级,以优化时序并为后端工具留下更多设计空间。

好的设计层次结构应该将相关的逻辑集成在一起,使得区域分组和逻辑压缩更为有效。

建立适当的层次结构可在多个模块时获取可重复结果。

在模块级应用实现属性,可令代码简单并具可扩展性,该属性可传播该模块中声明的所有信号。

复位策略

最小化复位网络

优选同步复位,必要时加入异步复位

注意复位信号高扇出的延时

将异步复位同步化

某些情况下,避免全局复位

高速设计可使用流水线

适当的流水线程序是设计高速程序的关键因素,所有的高速设计都推崇流水线设计。

77
35
0
96

相关资讯

  1. 1、2020仲恺高新区全球在线招商推介会嘉宾互动答疑纪实4037
  2. 2、新品不断,西克传感器乘风破浪1176
  3. 3、机器视觉用于瑕疵检测,微小中创造巨大商业价值3459
  4. 4、某医疗器械的电磁兼容性电路优化改进方案3061
  5. 5、盘点丨日本十大行业市值龙头企业,汽车行业稳居第一4812
  6. 6、电机轮毂产业化发展,或将颠覆新能源现状1155
  7. 7、以太坊上执行交易过程的原理解析933
  8. 8、打破边界促活共赢施耐德电气“智能配电2020新掌门人”创新论坛成功举办388
  9. 9、需要了解的ESP8266WIFI模块SMQ服务LED应用示例2259
  10. 10、全面实现人工智能,是喜是忧?4142
全部评论(0)
我也有话说
0
收藏
点赞
顶部