晶体管与CMOS逻辑接口的作用介绍,电路图解析

CMOS     电路   的最末级,通常是用显现器显现,或者介入     继电器   控制大     电流   ,或者向远处传送信号等,很少没有不借助     晶体管   的。

但是,在与这个     晶体       接口   时的困难不测地多。例如,由于与晶体管的基极连接的     电阻   过于小,从CMOS引出过大电流;或者电阻过大,使晶体管无法驱动。

下面对各种场所与晶体管的接口作以说明。

(1)发射极接地NPN晶体管→CMOS:图l3.35(a)一(c)示出同~电源下,Vcc》VDD,Vcc

(2)射极跟随器NPN晶体管→CMOS:与(1)的情况相反,在“L”电平常容易混入噪声,存在从“L”向“H”时容易产生延迟的缺陷。图13.36(a)一(c)示出接口例。

(3)发射极接地PNP晶体管→CMOS:如图13. 37(a)所示,在降落时有延迟,在“L”电平要留意噪声。

(4)射极跟随器PNP晶体管→CMOS:其例子示于图13. 37(b)。与(3)的情况相反,上升时产生延迟,“H”电平抗噪声才干弱。

 晶体管与CMOS逻辑接口的作用介绍,电路图解析_设计制作_嵌入式技术

 晶体管与CMOS逻辑接口的作用介绍,电路图解析_设计制作_嵌入式技术

(5)互补电路→CMOS:在(1)~(4)的电路中,当晶体管个CMOS的     布线   变长时,在“H”或者“L”电平,噪声容易混入,由于布线     电容   而增大延迟时间。由于这些缺陷,所以对布线的长度有限制。这种情况下,运用图13.38所示的互补电路使     阻抗   降落,关于改善噪声和延迟时间有效果。

 晶体管与CMOS逻辑接口的作用介绍,电路图解析_设计制作_嵌入式技术

(6) CMOS→NPN晶体管:CM0S的输出端由于负载过重而招致电流缺乏,或者耐压缺乏的场所,需求这种接口。

由于经过CMOS的p沟FET流出的电流(IOH)变成晶体管的基极电流,所以能够驱动它的hfe的电流。进而在驱动大负载的场所,运用达林顿晶体管。

图13. 39示出NPN晶体管驱动电路的例子。

 晶体管与CMOS逻辑接口的作用介绍,电路图解析_设计制作_嵌入式技术

(7) CMOS→PNP晶体管:图13. 40示出电路例。

 晶体管与CMOS逻辑接口的作用介绍,电路图解析_设计制作_嵌入式技术

(8) CMOS→互补电路:将CMOS电路的信号向远方传送的场所,如前所述,为了抗噪声、防止布线电容惹起的延迟,应该采用互补电路。其接口例子示于图13. 41。

 晶体管与CMOS逻辑接口的作用介绍,电路图解析_设计制作_嵌入式技术

责任编辑:gt

81
71
0
50

相关资讯

  1. 1、谋断天下智取三国《智谋三国志》今日上架iOS3120
  2. 2、三国吧兄弟特色玩法大解析是奇葩还是经典3055
  3. 3、三国LOL礼包领取详解礼包怎么兑换1710
  4. 4、《西游萌萌》帮派心法你们的战斗力由我做主1832
  5. 5、高达入侵石川智晶演唱会惊现《敢达争锋对决》1082
  6. 6、《魔域口袋版》启动年中盛典推年度最大回馈2658
  7. 7、《欢乐斗地主》11周年庆欢聚广州TDT赛事重磅发布4346
  8. 8、人形兵器投放《小小军姬》战斗养成两不误506
  9. 9、《三国群英传-霸王之业》斩获动感金羊奖2897
  10. 10、《蜀门手游》天书系统之追捕邪魔的正确打开方式1023
全部评论(0)
我也有话说
0
收藏
点赞
顶部