采用3个低压差LDO的FPGA电源设计方案

很多人问我     FPGA   的电源怎么怎么着,当然也有人瞎忽悠乱设计,当然我的设计也不是很完美。。。这里把我当年第一次设计FPGA,到现在的电源方案,几个演变、分析的过程,给大家讲讲。。。

(1)FPGA电源方案

最后我们采用3.3V与1.2V的     LDO   ,由于考虑到板卡3.3V逻辑,因此3.3V耗电量更大。因此选用了     电流   较大的LM1085,将5V转换为3.3V;接着使用1A的1117-1.2,再将3.3V转换为1.2V。。这样对于EP2C8Q208C8N而言,简单的     电路   实现3.3V与1.2V电源的供电,屡试不爽,轻松愉快。

此外,这里的D1采用了5.1V的钳位     二极管   ,防止短接、防止外部输入电压过高而烧坏电路!

 采用3个低压差LDO的FPGA电源设计方案_设计制作_可编程逻辑

(2)随着对FPGA知识的增长,渐渐意识到原来的设计好像有问题。。FPGA非同与     CPLD   ,内核功耗大于IO功耗,因此(1)中的设计,3.3V的LDO压力会很大,这倒是1085发烫,同时是1.2V不能很好的发挥。。因此后来我的电路,采用2路LDO并行分立设计,得到并行的3.3V与1.2V电压。采用了ADJ的LDO,同款LM1084-ADJ搞定,如下图所示:

 采用3个低压差LDO的FPGA电源设计方案_设计制作_可编程逻辑

(3)随后又开始苛刻的追求,不仅仅追求代码、电路的极致,也追求板卡尺寸,体积的极限。实在没法忍受2个LM1084-ADJ那么庞大的体积,以及发热量、以及价格。于是转手准备使用DCDC来设计。这里我采用了1块多的MP2214,2路并行DCDC实现3A的3.3V与1.2V电压。这样电路将变得很温柔,丝毫没有发热,此外大大的降低了体积,一如既往。。。

 采用3个低压差LDO的FPGA电源设计方案_设计制作_可编程逻辑

(4)于是乎,从Cyclone III、Cyclone IV FPGA开始,还需要额外的2.5V的驱动电压,这里我采用了5毛钱的PAM3101DAB-250低压差LDO,最大300mA,已经完全够FPGA使用。

此外,在前面的基础上,又添加了自恢复     保险丝   ,以防万一,防止电路烧坏,自恢复保险丝给我们带来了极大的乐趣……关于保险丝该在D1前面还是后面,官哥无意间看到我的电路,指点后认为将保险丝放在电路的最前端可靠,也就是目前的设计,如下:

 采用3个低压差LDO的FPGA电源设计方案_设计制作_可编程逻辑

(5)不过还是不满足现状,2个DCDC还是挺大的。。。价格也较高。。在电流需求较小的地方,索性采用3个低压差LDO来完成电路的设计。。。我设计的工业相机用多个就是3个PAM3101DABXXX,如下所示。电路使用与比赛的呵呵,。,不过长时间     测试   ,。,也很OK ,,木有问题,。,

 采用3个低压差LDO的FPGA电源设计方案_设计制作_可编程逻辑

(6)3路并行电源,还是太臃肿有木有!!完美是没有极限的,我依然需要改变。比如     TI   退出的FPGA     电源管理   芯片TPS75003,能同时输出3A的3.3V、1.2V电压,以及2.5V 300mA的电压,。。。。可是价格有点贵,。。。。原理图如下:

 采用3个低压差LDO的FPGA电源设计方案_设计制作_可编程逻辑

不过豁出去了,下次用75003试试看!!

98
134
0
87

相关资讯

  1. 1、超长服役5500个日夜后NASA“老情人”机遇号在今天正式说再见3331
  2. 2、工信部发布2018年工业互联网试点示范项目名单4521
  3. 3、预计到2021年,全球晶圆厂设备支出将创新高4207
  4. 4、日立宣布即将以70亿美元收购ABB电网业务1893
  5. 5、全球超150座汽车工厂停摆中国市场或成“避风港”726
  6. 6、EMI电源滤波器有哪些端接方式3240
  7. 7、基于企业公司内部EMC测试设备的优点和缺点分析1362
  8. 8、5G下的机器人:技术迭代和产业演进加速自主化996
  9. 9、在低电源电压下实现CMRR仪表放大器的设计1947
  10. 10、dos系统是什么操作系统_dos命令怎么打开1850
全部评论(0)
我也有话说
0
收藏
点赞
顶部