FPGA设计:PLL配置后的复位设计

很多     FPGA   设计中都会涉及到多个     时钟   ,使用器件内部的PLL或者DLL会使得多个时钟的管理变得更加容易。但是当多个时钟都是用PLL/DLL产生时,他们的系统复位信号如何设计才更加稳定呢?

在上一章《FPGA——复位设计》的内容里提出了异步复位、同步释放的方法,那么在系统复位后、PLL时钟输出前,即系统的工作时钟不确定的情况下,应该怎么考虑这个复位问题呢?

下面就解释一下所用的方法。

如下图,就是所用的RTL     电路   图。先用FPGA的外部输入时钟clk将FPGA的输入复位信号     rs   t_n做异步复位、同步释放处理,然后这个复位信号输入PLL,同时将clk也输入PLL。设计的初衷是在PLL输出有效时钟之前,系统的其他部分都保持复位状态。PLL的输出locked信号在PLL有效输出前一直时低电平,PLL输出稳定有效之后才会拉高该信号,所以这里就把前面提到的FPGA外部输入复位信号rst_n和这个locked信号相与作为整个系统的复位信号,当然了,这个复位信号也需要让合适的PLL输出时钟异步复位、同步释放处理一下。也就是说,为了达到可靠稳定的复位信号,该设计中对复位信号进行了两次处理,分别是在PLL输出前和PLL输出后。

 FPGA设计:PLL配置后的复位设计_设计制作_电源/新能源

 FPGA设计:PLL配置后的复位设计_设计制作_电源/新能源

74
143
0
63

相关资讯

  1. 1、变频器oc是什么故障_引起oc故障的原因及处理201
  2. 2、瑞萨有新动作,车载MCU有望缓解637
  3. 3、2021年中国工业互联网平台发展形势展望4370
  4. 4、伺服电机驱动器的几个参数设置1389
  5. 5、新能源汽车补贴退坡倒计时,行业盼尽早出细则2065
  6. 6、物联网网关是什么?如何连接万物?3854
  7. 7、“5G+工业互联网”将是产业融合的重要方向1883
  8. 8、GSM手机电磁兼容设计2944
  9. 9、深析主动配电网的无功电压107
  10. 10、增值税改革对钴锂产业链利润影响分析4433
全部评论(0)
我也有话说
0
收藏
点赞
顶部