如何在设计阶段考虑降低XILINX的功耗

如何在设计阶段考虑降低XILINX的功耗
最近Xilinx发布了不少关于使用serdes,ISERDES/OSERDES等基元设计一些很具创意性的接口。
如XAPP1071 - Connec  TI ng Virtex-6 FPGAs to ADCs with Serial LVDS Interfaces and DACs with Parallel LVDS Interfaces。
XAPP486 - 7:1 Serializa  TI on in Spartan-3E/3A FPGAs at Speeds Up to 666 Mbps
XAPP485 - 1:7 Deserializa  TI on in Spartan-3E/3A FPGAs at Speeds Up to 666 Mbps

这些设计有一个好处:节省接口I/O的使用数量。
根据此我想到了我们在设计前期时都是要进行功耗评估的工作,我们如果经常使用Xilinx Xpower Analyzer进行这方面的工作就会发现在FPGA内部
功耗耗用情况。

进入Xilinx Xpower Analyzer界面,打开一个工程后,选中和阅读Summary那栏时,软件会列出诸如
Clock、Logic、Signals、IO、BRAMs、DCMs、DSPs等资源功耗分类信息。
按照我平时的工作经验,功耗最大的一般是IO(有时得到的估计值多达1W以上),它是第高层次的功耗。第二个层次是BRAM、DCM、DSP48(在该层次中,按由大到小排列)。
现在无线通信系统中IO的数据速率越来越高,信息与外界接口电路吞吐率也变的比较大。
因此考虑使用ISERDES/OSERDES等基元进行设计,在一些功耗要求比较苛刻的应用场景,这种应用很有前景。

如何在设计阶段考虑降低XILINX的功耗_设计制作_MEMS/传感技术
93
44
0
84

相关资讯

  1. 1、稳零式精密仪表放大器AD8230的原理、特性及在应变测试仪中的应用2788
  2. 2、苹果、华为供应商:欣兴电子昆山工厂突发火灾1444
  3. 3、世界人工智能大会开幕,看产学界大咖怎么说?2865
  4. 4、连接器是怎么读懂C源程序的2818
  5. 5、AGV.IGV!RGV?这些都是什么神操作?5067
  6. 6、采用PLC挂接现场总线和以太网实现卷烟厂制丝线电控系统的设计1414
  7. 7、从西门子携手奇点汽车,看全球数字化转型发展趋势4568
  8. 8、人工智能配网带电作业机器人全面投入使用,力保电网安全稳定运行4184
  9. 9、需要知道的6种Linux进程间的通信方式1219
  10. 10、2021年工业自动化行业发展概况及发展趋势分析2626
全部评论(0)
我也有话说
0
收藏
点赞
顶部