如何在设计阶段考虑降低XILINX的功耗

如何在设计阶段考虑降低XILINX的功耗
最近Xilinx发布了不少关于使用serdes,ISERDES/OSERDES等基元设计一些很具创意性的接口。
如XAPP1071 - Connec  TI ng Virtex-6 FPGAs to ADCs with Serial LVDS Interfaces and DACs with Parallel LVDS Interfaces。
XAPP486 - 7:1 Serializa  TI on in Spartan-3E/3A FPGAs at Speeds Up to 666 Mbps
XAPP485 - 1:7 Deserializa  TI on in Spartan-3E/3A FPGAs at Speeds Up to 666 Mbps

这些设计有一个好处:节省接口I/O的使用数量。
根据此我想到了我们在设计前期时都是要进行功耗评估的工作,我们如果经常使用Xilinx Xpower Analyzer进行这方面的工作就会发现在FPGA内部
功耗耗用情况。

进入Xilinx Xpower Analyzer界面,打开一个工程后,选中和阅读Summary那栏时,软件会列出诸如
Clock、Logic、Signals、IO、BRAMs、DCMs、DSPs等资源功耗分类信息。
按照我平时的工作经验,功耗最大的一般是IO(有时得到的估计值多达1W以上),它是第高层次的功耗。第二个层次是BRAM、DCM、DSP48(在该层次中,按由大到小排列)。
现在无线通信系统中IO的数据速率越来越高,信息与外界接口电路吞吐率也变的比较大。
因此考虑使用ISERDES/OSERDES等基元进行设计,在一些功耗要求比较苛刻的应用场景,这种应用很有前景。

如何在设计阶段考虑降低XILINX的功耗_设计制作_MEMS/传感技术
93
44
0
84

相关资讯

  1. 1、张嘉倪最美四个古装扮相,林小蝶上榜,第一让魂牵梦绕!2954
  2. 2、《蜘蛛侠2》剧情外泄:一开场就哀悼钢铁侠,在《复联4》战死?1886
  3. 3、肖战接下《玉骨遥》不久,又有古装新剧和李沁合作,海报图很般配2935
  4. 4、房子塌了!《我就是这般女子》槽点重重,不能全怪关晓彤2974
  5. 5、周星驰一生最爱的人,只因母亲反对,三年感情说散就散!4992
  6. 6、我的姐姐票房破亿!曹保平导演称是男性原罪,梁静把面巾哭成面膜1758
  7. 7、《邪不压正》是否已让姜文从此跌落神坛2472
  8. 8、双男主剧的内卷时代真的来了!《山河令》之后,又有两部加速冲刺4202
  9. 9、不仅仅是《阿修罗》,2018年这10部大片也赔哭了老板4578
  10. 10、暑期唯一好莱坞动作片《摩天营救》7.20上映,29城超前观影1437
全部评论(0)
我也有话说
0
收藏
点赞
顶部