如何在设计阶段考虑降低XILINX的功耗

如何在设计阶段考虑降低XILINX的功耗
最近Xilinx发布了不少关于使用serdes,ISERDES/OSERDES等基元设计一些很具创意性的接口。
如XAPP1071 - Connec  TI ng Virtex-6 FPGAs to ADCs with Serial LVDS Interfaces and DACs with Parallel LVDS Interfaces。
XAPP486 - 7:1 Serializa  TI on in Spartan-3E/3A FPGAs at Speeds Up to 666 Mbps
XAPP485 - 1:7 Deserializa  TI on in Spartan-3E/3A FPGAs at Speeds Up to 666 Mbps

这些设计有一个好处:节省接口I/O的使用数量。
根据此我想到了我们在设计前期时都是要进行功耗评估的工作,我们如果经常使用Xilinx Xpower Analyzer进行这方面的工作就会发现在FPGA内部
功耗耗用情况。

进入Xilinx Xpower Analyzer界面,打开一个工程后,选中和阅读Summary那栏时,软件会列出诸如
Clock、Logic、Signals、IO、BRAMs、DCMs、DSPs等资源功耗分类信息。
按照我平时的工作经验,功耗最大的一般是IO(有时得到的估计值多达1W以上),它是第高层次的功耗。第二个层次是BRAM、DCM、DSP48(在该层次中,按由大到小排列)。
现在无线通信系统中IO的数据速率越来越高,信息与外界接口电路吞吐率也变的比较大。
因此考虑使用ISERDES/OSERDES等基元进行设计,在一些功耗要求比较苛刻的应用场景,这种应用很有前景。

如何在设计阶段考虑降低XILINX的功耗_设计制作_MEMS/传感技术
93
44
0
84

相关资讯

  1. 1、赵丽颖献礼剧未播,又接下新一部历史大剧,男主候选人四选一4934
  2. 2、离巢小生返港出席活动坦言无悔当初离开TVB:一切是值得的1128
  3. 3、《战狼》遭翻拍,评分却让人笑出腹肌,很快就要超过《爱情公寓》127
  4. 4、赵丽颖怀孕传闻后首亮相脚踩细高跟小腹平坦四肢纤细5073
  5. 5、《香蜜沉沉烬如霜》cp海报来袭杨紫邓伦动情演绎“千年之恋”4383
  6. 6、《玲珑》开播给人惊喜,火屠玲珑的身世迷雾重重1982
  7. 7、《延禧攻略》确定加更,然而只有周一不播,网友:周一做错了什么4744
  8. 8、《微博达人》主题曲MV曝光顾峰再创影视好声音428
  9. 9、《你是我的城池营垒》被低估的女三号,才是最值得期待的气质担当137
  10. 10、《我的莫格利男孩》将开机,马天宇杨紫二度合作,大谈低碳爱情586
全部评论(0)
我也有话说
0
收藏
点赞
顶部