如何在设计阶段考虑降低XILINX的功耗

如何在设计阶段考虑降低XILINX的功耗
最近Xilinx发布了不少关于使用serdes,ISERDES/OSERDES等基元设计一些很具创意性的接口。
如XAPP1071 - Connec  TI ng Virtex-6 FPGAs to ADCs with Serial LVDS Interfaces and DACs with Parallel LVDS Interfaces。
XAPP486 - 7:1 Serializa  TI on in Spartan-3E/3A FPGAs at Speeds Up to 666 Mbps
XAPP485 - 1:7 Deserializa  TI on in Spartan-3E/3A FPGAs at Speeds Up to 666 Mbps

这些设计有一个好处:节省接口I/O的使用数量。
根据此我想到了我们在设计前期时都是要进行功耗评估的工作,我们如果经常使用Xilinx Xpower Analyzer进行这方面的工作就会发现在FPGA内部
功耗耗用情况。

进入Xilinx Xpower Analyzer界面,打开一个工程后,选中和阅读Summary那栏时,软件会列出诸如
Clock、Logic、Signals、IO、BRAMs、DCMs、DSPs等资源功耗分类信息。
按照我平时的工作经验,功耗最大的一般是IO(有时得到的估计值多达1W以上),它是第高层次的功耗。第二个层次是BRAM、DCM、DSP48(在该层次中,按由大到小排列)。
现在无线通信系统中IO的数据速率越来越高,信息与外界接口电路吞吐率也变的比较大。
因此考虑使用ISERDES/OSERDES等基元进行设计,在一些功耗要求比较苛刻的应用场景,这种应用很有前景。

如何在设计阶段考虑降低XILINX的功耗_设计制作_MEMS/传感技术
93
44
0
84

相关资讯

  1. 1、TVB御用奸人因表情包红到内地,入行23年终于担正拍广告4329
  2. 2、《香蜜沉沉烬如霜》彦佑的真身,是条绿色的蛇,为何头上有角?4378
  3. 3、还记得周星驰主演的《功夫》里的龅牙珍吗?其实她挺美的349
  4. 4、浙江卫视独家专访总导演陈晓卿《风味人间》周日晚开席1802
  5. 5、[午夜放映]《7号房的礼物》:穿透牢壁的父爱4164
  6. 6、58岁陈玉莲近照:优雅老去做公益,曾嫁富商又与女导演同居多年4703
  7. 7、讲真:《爱情公寓》和黄渤的《一出好戏》同天上映,你们会看谁?68
  8. 8、《堕落街传奇》女主角玛姬·吉伦哈尔:女性觉醒让我们不再妥协4561
  9. 9、《好声音》腾讯首映张玮飙高音完爆李代沫3327
  10. 10、TVB力捧小花再次口出惊人“公厕论”前港姐直言不认同:该慎言2508
全部评论(0)
我也有话说
0
收藏
点赞
顶部