如何在设计阶段考虑降低XILINX的功耗

如何在设计阶段考虑降低XILINX的功耗
最近Xilinx发布了不少关于使用serdes,ISERDES/OSERDES等基元设计一些很具创意性的接口。
如XAPP1071 - Connec  TI ng Virtex-6 FPGAs to ADCs with Serial LVDS Interfaces and DACs with Parallel LVDS Interfaces。
XAPP486 - 7:1 Serializa  TI on in Spartan-3E/3A FPGAs at Speeds Up to 666 Mbps
XAPP485 - 1:7 Deserializa  TI on in Spartan-3E/3A FPGAs at Speeds Up to 666 Mbps

这些设计有一个好处:节省接口I/O的使用数量。
根据此我想到了我们在设计前期时都是要进行功耗评估的工作,我们如果经常使用Xilinx Xpower Analyzer进行这方面的工作就会发现在FPGA内部
功耗耗用情况。

进入Xilinx Xpower Analyzer界面,打开一个工程后,选中和阅读Summary那栏时,软件会列出诸如
Clock、Logic、Signals、IO、BRAMs、DCMs、DSPs等资源功耗分类信息。
按照我平时的工作经验,功耗最大的一般是IO(有时得到的估计值多达1W以上),它是第高层次的功耗。第二个层次是BRAM、DCM、DSP48(在该层次中,按由大到小排列)。
现在无线通信系统中IO的数据速率越来越高,信息与外界接口电路吞吐率也变的比较大。
因此考虑使用ISERDES/OSERDES等基元进行设计,在一些功耗要求比较苛刻的应用场景,这种应用很有前景。

如何在设计阶段考虑降低XILINX的功耗_设计制作_MEMS/传感技术
93
44
0
84

相关资讯

  1. 1、《锦心似玉》中侯爷好心办坏事,文姨娘为了谕哥,要黑化了2864
  2. 2、《我的战争》攻防周赛即将上线一周一挑战2984
  3. 3、MicroLED与MiniLED差异全解析1601
  4. 4、阿里云公布面向华南地区的生态共赢计划,力邀合作伙伴共享数字化机遇2337
  5. 5、​欧盟宣布将出资8.4亿欧元新建8个超算中心502
  6. 6、韩国电信运营商与大疆共研5G应用253
  7. 7、紫外线在皮肤医疗领域的应用1779
  8. 8、MIT工程师开发出可变色光纤传感器305
  9. 9、气体泄漏危害_气体传感器在气体泄漏中的应用3841
  10. 10、旷视科技完成7.5亿美元D轮第二阶段股权融资,破公司史上融资纪录1522
全部评论(0)
我也有话说
0
收藏
点赞
顶部