XilinxFPGA中SRL原理

SRL(移位     寄存器   )资源,在FPGA中都有,不过是叫不同的名字。Xilinx FPGA内部的LUT有个特殊功能,就是可以配置成可变长度SRL。

5输入的一个LUT可以变成32bit 的SRL

6输入的,可以变成64bit的SRL

所以,你写的SRL可能被综合成LUT。

可以定义移位长度的移位寄存器。

就是用一个lut可以实现16位的移位寄存器。

 XilinxFPGA中SRL原理_设计制作_嵌入式技术

SRL16 的是 16bit移位寄存器查找表 // 16-Bit Shift Regis     te   r Look-Up-Table (LUT)

在一个LUT中可以实现16个FF移位的功能!

SSRL16 SRL16_inst (

.Q(Q), // SRL data output

.A0(A0), // Select[0] input

.A1(A1), // Select[1] input

.A2(A2), // Select[2] input

.A3(A3), // Select[3] input

.CLK(CLK), // Clock input

.D(D) // SRL data input

);

Xilinx 官网的说明——原理

 XilinxFPGA中SRL原理_设计制作_嵌入式技术

SRL16 is a shift register look up table (LUT)。 The inputs A3, A2, A1, and A0 select the output length of the shift register. The shift register may be of a fixed, sta         TI   c length or it may be dynamically adjusted.

The shift register LUT contents are ini  TI alized by assigning a four-digit hexadecimal number to an INIT attribute. The fi     rs   t, or the left-most, hexadecimal digit is the most signifi     can   t bit. If an INIT value is not specified, it defaults to a value of four zeros (0000) so that the shift register LUT is cleared during configura  TI on.

The data (D) is loaded into the first bit of the shift register during the Low-to-High clock (CLK) transi  TI on. During subsequent Low-to-High clock transitions data is shifted to the next highest bit position as new data is loaded. The data appears on the Q output when the shift register length determined by the address inputs is reached.

这里说了几点,

- 移位寄存器的初始值可以用INIT属性初始化;

- 移位寄存器的长度由地址线的取值决定;

- 移位数据从D端输入,Q端输出

- 先移入的数据是MSB

Xilinx 官网的说明——Static Length Mode

To get a fixed length shift register, drive the A3 through A0 inputs with static values. The length of the shift register can vary from 1 bit to 16 bits as determined from the following formula:

Length = (8*A3) +(4*A2) + (2*A1) + A0 +1

If A3, A2, A1, and A0 are all zeros (0000), the shift register is one bit long. If they are all ones (1111), it is 16 bits long.

Xilinx 官网的说明——Dynamic Length Mode

The length of the shift register can be changed dynamically by changing the values driving the A3 through A0 inputs. For example, if A2, A1, and A0 are all ones (111) and A3 toggles between a one (1) and a zero (0), the length of the shift register changes from 16 bits to 8 bits.

Internally, the length of the shift register is always 16 bits and the input lines A3 through A0 select which of the 16 bits reach the output.

Inputs Output

Am CLK D Q

Am X X Q(Am)

Am ↑ D Q(Am-1)

m= 0, 1, 2, 3

这里提示了几个要点:

- 移位寄存器是可变长度的

- 长度的改变由地址线来指定

- 内部的寄存器长度是不变的,只是截取的长度变了

- 数据先移入到A0,然后到A1,以此类推,最后从指定长度的Am-1处输出,比如A=8,则数据从地址0输入,从地址7输出,这样有效的移位长度就为8。

Xilinx 官网的说明——VHDL例化实例

-- SRL16: 16-bit shift register LUT operating on posedge of clock

-- All FPGAs

-- Xilinx HDL Libraries Guide version 7.1i

SRL16_inst : SRL16

-- The following generic declaration is only necessary if you wish to

-- change the initial contents of the SRL to anything other than all

-- zero‘s.

generic map (

INIT =》 X“0000”)

port map (

Q =》 Q, -- SRL data output

A0 =》 A0, -- Select[0] input

A1 =》 A1, -- Select[1] input

A2 =》 A2, -- Select[2] input

A3 =》 A3, -- Select[3] input

CLK =》 CLK, -- Clock input

D =》 D -- SRL data input

);

-- End of SRL16_inst instantiation

复制代码

Xilinx 官网的说明——Verilog例化实例

-- SRL16: 16-bit shift register LUT operating on posedge of clock

- All FPGAs

-- Xilinx HDL Libraries Guide version 7.1i

SSRL16 SRL16_inst (

.Q(Q), // SRL data output

.A0(A0), // Select[0] input

.A1(A1), // Select[1] input

.A2(A2), // Select[2] input

.A3(A3), // Select[3] input

.CLK(CLK), // Clock input

.D(D) // SRL data input

);

// The following defparam declaration is only necessary if you wish to

// change the initial contents of the SRL to anything other than all

// zero’s. If the instance name to the SRL is changed, that change

// needs to be reflected in the defparam statements.

defparam SRL16_inst.INIT = 16‘h0000;

// End of SRL16_inst instantiation

然后具体例子:

基于SRL16的分布式RAM不再支持V5、S6和V6等器件,但是SRL16是所有XIlinx器件都支持的,并且在设计中应用非常频繁,因此可通过调用原语的方法来调用SRL16E甚至SRL32E来实现原来ISE分布式RAM IP核的设计。下面给出一段示例代码

module s2p_8channels_srl16(

a, d, clk, we, qspo

);

input [3:0] a;

input [4:0] d;

input clk;

input we;

output [4:0] qspo;

SRL16E #(

.INIT(16’h0000) // Initial Value of Shift Register

) SRL16_inst_1 (

.Q(qspo[0]), // SRL data output

.A0(a[0]), // Select[0] input

.A1(a[1]), // Select[1] input

.A2(a[2]), // Select[2] input

.A3(a[3]), // Select[3] input

.CE(we),

.CLK(clk), // Clock input

.D(d[0]) // SRL data input

);

SRL16E #(

.INIT(16‘h0000) // Initial Value of Shift Register

) SRL16_inst_2 (

.Q(qspo[1]), // SRL data output

.A0(a[0]), // Select[0] input

.A1(a[1]), // Select[1] input

.A2(a[2]), // Select[2] input

.A3(a[3]), // Select[3] input

.CE(we),

.CLK(clk), // Clock input

.D(d[1]) // SRL data input

);

SRL16E #(

.INIT(16’h0000) // Initial Value of Shift Register

) SRL16_inst_3 (

.Q(qspo[2]), // SRL data output

.A0(a[0]), // Select[0] input

.A1(a[1]), // Select[1] input

.A2(a[2]), // Select[2] input

.A3(a[3]), // Select[3] input

.CE(we),

.CLK(clk), // Clock input

.D(d[2]) // SRL data input

);

SRL16E #(

.INIT(16‘h0000) // Initial Value of Shift Register

) SRL16_inst_4 (

.Q(qspo[3]), // SRL data output

.A0(a[0]), // Select[0] input

.A1(a[1]), // Select[1] input

.A2(a[2]), // Select[2] input

.A3(a[3]), // Select[3] input

.CE(we),

.CLK(clk), // Clock input

.D(d[3]) // SRL data input

);

SRL16E #(

.INIT(16’h0000) // Initial Value of Shift Register

) SRL16_inst_5 (

.Q(qspo[4]), // SRL data output

.A0(a[0]), // Select[0] input

.A1(a[1]), // Select[1] input

.A2(a[2]), // Select[2] input

.A3(a[3]), // Select[3] input

.CE(we),

.CLK(clk), // Clock input

.D(d[4]) // SRL data input

);

80
115
0
13

相关资讯

  1. 1、三国志之父北见健力荐《三国志2017》最好策略手游1622
  2. 2、全民海战手游开服首冲得女王一起去海上过过瘾3977
  3. 3、银铃叮当《熹妃传》圣诞活动暖心上线1365
  4. 4、《模拟城市:我是市长》流言终结:一本道VS大堵车3092
  5. 5、能约会的游戏《纯情女仆坏少爷》全新版本首曝1259
  6. 6、兄弟共生死《北凉悍刀行》多层次社交体系解读2003
  7. 7、《斗罗大陆(神界传说)》碧波主宰海神资料曝光844
  8. 8、《月影传说》坐骑新版本全面公测2013
  9. 9、全新男圣灵登录《怪兽大作战》来自异次元的你1502
  10. 10、《新少年三国》谁人能挡直面天命转生战神觉醒时刻344
全部评论(0)
我也有话说
0
收藏
点赞
顶部